`

HyperTransport

 
阅读更多
  HyperTransport技术,简称“HT总线”,以前曾被称作“闪电数据传输”(Lightning Data Transport,LDT),是一种高速、双向、低延时、点对点的、串行或者并行的高带宽连接总线技术,于2001年4月2日开始投入使用。旨在提高个人计算机、服务器、嵌入式系统,以及网络和电信设备内集成电路之间的通信速度。该技术有助于减少系统之中的布线数量,从而能够减少系统瓶颈,让当前速度更快的微处理器能够更加有效地在高端多处理器系统中使用系统内存。
http://zh.wikipedia.org/wiki/HyperTransport
分享到:
评论

相关推荐

    HyperTransport 3.0 specification detail

    ### HyperTransport 3.0 技术规范详解 #### 概述 HyperTransport技术是一种用于集成电路的高速、高性能点对点连接技术,旨在满足未来计算和通信平台的带宽需求。该技术通过减少总线数量并提供高性能链接来提高PC、...

    Jay Trodden, Don Anderson - HyperTransport. System Architecture 1st _2003

    HyperTransport是一种高速的、点对点的微处理器互联技术,由AMD公司发起,并得到了众多厂商的支持。HyperTransport技术最初被设计用于替代传统的前端总线架构,以提高处理器与各种组件如内存、I/O设备之间的数据传输...

    addison_wesley_-_hypertransport_system_architectu_Windows编程_CHM_

    Addison-Wesley Hypertransport System Architecture.

    hyerthansmit 1.03协议

    ### Hyerthansmit 1.03协议详解:HyperTransport I/O Link Specification #### 概述 HyperTransport协议1.03版本是一项由HyperTransport Technology Consortium开发的技术规范,旨在提供高速、低延迟的芯片间通信...

    高速信号传输技术综述

    4. **灵活的拓扑结构**:HyperTransport支持多种拓扑结构,包括星形、环形和网状结构,这使得它可以很好地适应不同的硬件架构。 #### 四、结论 随着处理器设计向多核结构的演进,高速信号传输技术的重要性愈发突出...

    Altera 公司的 免费 IP核 使用手册-主要两部分如何使用和技术介绍

    Altera提供的HyperTransport MegaCore Function,即HT IP核,是一种预设计的HyperTransport接口,旨在简化HT技术在Altera FPGA中的应用。 1. **关键特性** - **开放核心**:支持OpenCore Plus评估,允许用户在...

    龙芯 3A 处理器用户手册(上册)

    - **HyperTransport协议支持**:概述了HyperTransport协议的主要特点及其在高速数据传输中的应用。 - **HyperTransport中断支持**:描述了中断处理机制及其配置方法。 - **HyperTransport地址窗口**:详细说明了...

    altera公司IP核使用手册.pdf

    在本书中,提及的HyperTransport MegaCore Function,是Altera公司提供的一种特定IP核,用于实现HyperTransport技术,这是一种高性能的计算机总线技术,它支持高速点对点的数据传输。在文档中,这本书介绍了如何使用...

    940 Pin Package

    该数据表可能包含了对于使用940针脚封装的AMD处理器产品的功能描述、技术规格、缓存结构、指令集支持、错误处理机制以及与北桥(Northbridge)和HyperTransport™技术相关的信息。 由于文档中提到了AMD Athlon、AMD...

    Loongson3A3000_3B3000data.pdf

    - **HYPERTRANSPORT总线接口信号**:HYPERTRANSPORT是一种高速互连技术,用于处理器之间的通信或处理器与其他高速设备之间的通信。它支持高速的数据传输速率,是龙芯3A3000/3B3000处理器实现高性能计算的关键之一。 ...

    龙芯 3A CPu 用户使用手册1

    - **修订历史**:文档自V1.0版本以来,经过多次更新,包括增加DDR参数定义、HyperTransport配置寄存器和中断向量描述等内容。 ### 3. 多核处理器架构与寄存器描述 - **系统配置与控制**:包括芯片工作模式、控制...

    amd8131_edac.rar_EDAC

    AMD8131 HyperTransport芯片EDAC内核模块是针对AMD8131处理器平台设计的一种内存错误检测和校正(Error Detection and Correction,简称EDAC)机制。这个模块是Linux内核的一部分,用于增强系统稳定性,特别是对于...

    龙芯3A处理器用户手册.pdf

    - **丰富的I/O接口**:包括DDR2/3 SDRAM控制器、HyperTransport控制器等,支持高速数据传输; - **灵活的中断管理机制**:支持高效的中断处理,提高了系统的响应速度和实时性能; - **强大的调试工具**:提供EJTAG...

    高性能计算劲刮“皓龙”风

    HyperTransport技术的不断进化,如HyperTransport 3.0,将工作频率提升到2.6GHz,提供了高达41.6GB/s的总线带宽,满足了未来高性能计算对带宽的需求。AMD还推出了HTX扩展接口,使得协处理器可以通过超传输总线与皓龙...

    龙芯3A的datasheet

    龙芯3A提供了多种接口,包括PCI总线接口、HYPERTRANSPORT总线接口、DDR2/3 SDRAM总线接口、初始化信号、低速I/O接口、芯片引脚中断信号、JTAG及EJTAG信号、测试和控制信号、时钟信号、电源引脚和GPIO信号。...

    实验一 指导书1

    【实验一 指导书1】实验主要探讨了基于龙芯平台的多路处理器计算机教学实验系统,这个系统具备多种并行处理层次,包括多发射、多核、多路和多机,以及多种互连方式,如片上网络、HyperTransport和以太网。...

    Acer Aspire One AO521原理图

    - HyperTransport LINK16x16表示16位双向数据传输的HyperTransport链接。 - LVDSMUX和PCIEGEN11X16指出了板载的低压差分信号(LVDS)多路复用器以及16通道的PCI Express Gen1接口。 - SATAIII(6PORTS)和4X1PCIEGEN2I/F...

    龙芯 3A CPu 数据手册

    - **HyperTransport的时钟**:描述了HyperTransport接口的时钟信号。 - **DDR2内存的时钟**:定义了DDR2内存的时钟信号。 - **PCI-X时钟**:说明了PCI-X总线的时钟信号。 ##### 7.7 电源 - **电源工作条件**:表...

Global site tag (gtag.js) - Google Analytics