`

DM9000A for KEIL RL-NET driver

阅读更多

DM9000AEP 在KEIL RL-NET下的驱动程序,从u-boot移植而来。

 


 

 

 

#include <Net_Config.h>
#include <stdlib.h>

#include "dm9000a.h"

#define DM9000_IO      				0
#define DM9000_DATA    				1

extern U8 own_hw_adr[];
extern int gettime(void);

/* DM9000 network board routine ---------------------------- */
static unsigned char DM9000_ior(unsigned char reg)
{
	unsigned char d;	 	
	
	DM9000_outb(reg, DM9000_IO);  
	d = DM9000_inb(DM9000_DATA);	  
	
	return d;
}		   

static void DM9000_iow(unsigned char reg, unsigned char value)
{
	DM9000_outb(reg, DM9000_IO);
	DM9000_outb(value, DM9000_DATA);  
}

void udelay(unsigned long n)
{
	for (n *= 5; n != 0; n--)
  {
    __nop();
  }
}

/*
  Search DM9000 board, allocate space and register it
*/
int dm9000_probe(void)
{
	int id_val;
	
	id_val = DM9000_ior(DM9000_VIDL);
	id_val |= DM9000_ior(DM9000_VIDH) << 8;
	id_val |= DM9000_ior(DM9000_PIDL) << 16;
	id_val |= DM9000_ior(DM9000_PIDH) << 24;
	if (id_val == DM9000_ID) {
		return 0;
	} else {
		return -1;
	}
}

/*
   Write a word to phyxcer
*/
void	dm9000_phy_write(int reg, unsigned short value)
{
	/* Fill the phyxcer register into REG_0C */
	DM9000_iow(DM9000_EPAR, DM9000_PHY | reg);

	/* Fill the written data into REG_0D & REG_0E */
	DM9000_iow(DM9000_EPDRL, (value & 0xff));
	DM9000_iow(DM9000_EPDRH, ((value >> 8) & 0xff));
	DM9000_iow(DM9000_EPCR, 0xa);	/* Issue phyxcer write command */
	udelay(500);			/* Wait write complete */
	DM9000_iow(DM9000_EPCR, 0x0);	/* Clear phyxcer write command */
}

/*
   Read a word from phyxcer
*/
unsigned short dm9000_phy_read(int reg)
{
	unsigned short val;

	/* Fill the phyxcer register into REG_0C */
	DM9000_iow(DM9000_EPAR, DM9000_PHY | reg);
	DM9000_iow(DM9000_EPCR, 0xc);	/* Issue phyxcer read command */
	udelay(100);			/* Wait read complete */
	DM9000_iow(DM9000_EPCR, 0x0);	/* Clear phyxcer read command */
	val = (DM9000_ior(DM9000_EPDRH) << 8) | DM9000_ior(DM9000_EPDRL);

	return val;
}

/* General Purpose dm9000 reset routine */
static void dm9000_reset(void)
{
	/* Reset DM9000,
	   see DM9000 Application Notes V1.22 Jun 11, 2004 page 29 */

	/* DEBUG: Make all GPIO0 outputs, all others inputs */
	DM9000_iow(DM9000_GPCR, GPCR_GPIO0_OUT);
	/* Step 1: Power internal PHY by writing 0 to GPIO0 pin */
	DM9000_iow(DM9000_GPR, 0);
	/* Step 2: Software reset */
	DM9000_iow(DM9000_NCR, (NCR_LBK_INT_MAC | NCR_RST));

	do {
		udelay(25); /* Wait at least 20 us */
	} while (DM9000_ior(DM9000_NCR) & 1);

	DM9000_iow(DM9000_NCR, 0);
	DM9000_iow(DM9000_NCR, (NCR_LBK_INT_MAC | NCR_RST)); /* Issue a second reset */

	do {
		udelay(25); /* Wait at least 20 us */
	} while (DM9000_ior(DM9000_NCR) & 1);

	/* Check whether the ethernet controller is present */
	while (dm9000_probe() < 0);
}

/* Initialize dm9000 board
*/
void init_ethernet(void)
{
	int i, oft, lnk;

	/* RESET device */
	dm9000_reset();

	/* Program operating register, only internal phy supported */
	DM9000_iow(DM9000_NCR, 0x0);
	/* TX Polling clear */
	DM9000_iow(DM9000_TCR, 0);
	/* Less 3Kb, 200us */
	DM9000_iow(DM9000_BPTR, BPTR_BPHW(3) | BPTR_JPT_600US);
	/* Flow Control : High/Low Water */
	DM9000_iow(DM9000_FCTR, FCTR_HWOT(3) | FCTR_LWOT(8));
	/* SH FIXME: This looks strange! Flow Control */
	DM9000_iow(DM9000_FCR, 0x0);
	/* Special Mode */
	DM9000_iow(DM9000_SMCR, 0);
	/* clear TX status */
	DM9000_iow(DM9000_NSR, NSR_WAKEST | NSR_TX2END | NSR_TX1END);
	/* Clear interrupt status */
	DM9000_iow(DM9000_ISR, ISR_ROOS | ISR_ROS | ISR_PTS | ISR_PRS);

	/* fill device MAC address registers */
	for (i = 0, oft = DM9000_PAR; i < 6; i++, oft++)
		DM9000_iow(oft, own_hw_adr[i]);
	for (i = 0, oft = 0x16; i < 8; i++, oft++)
		DM9000_iow(oft, 0xff);

	/* Activate DM9000 */
	/* RX enable */
	DM9000_iow(DM9000_RCR, RCR_DIS_LONG | RCR_DIS_CRC | RCR_ALL | RCR_RXEN);
	/* Enable TX/RX interrupt mask */
	DM9000_iow(DM9000_IMR, IMR_PAR);

	i = 0;
	while (!(dm9000_phy_read(1) & 0x20)) {	/* autonegation complete bit */
		udelay(1000);
		i++;
		if (i == 10000) {
			return;
		}
	}
}
 
/*
  Received a packet and pass to upper layer
*/
void poll_ethernet(void) 
{
	unsigned char rxbyte;
	unsigned short rxstatus, rxlen;

	OS_FRAME *frame = NULL;

	/* There is _at least_ 1 package in the fifo, read them all */
	for (;;) 
	{		
		DM9000_ior(DM9000_MRCMDX);	/* Dummy read */

		/* Get most updated data,
		   only look at bits 0:1, See application notes DM9000 */
		rxbyte = DM9000_inb(DM9000_DATA);

		/* Status check: this byte must be 0 or 1 */
		if (rxbyte > DM9000_PKT_RDY) {
			init_ethernet();
			return;
		}

		if (rxbyte != DM9000_PKT_RDY)
			return; /* No packet received, ignore */

		/* A packet ready now  & Get status/length */
		DM9000_outb(DM9000_MRCMD, DM9000_IO);	
	
		/* Read packet status */
		rxstatus = DM9000_inb(DM9000_DATA);
		rxstatus += DM9000_inb(DM9000_DATA) << 8;

		if (rxstatus & 0xBF00 == 0)
			return;
		
		/* Read packet length */
		rxlen = DM9000_inb(DM9000_DATA);
		rxlen += DM9000_inb(DM9000_DATA) << 8;
		
		if (rxlen > DM9000_PKT_MAX)
		{
			init_ethernet();
			return;
		}
		
		/* Move data from DM9000 */
		/* Read received packet from RX SRAM */
		frame = alloc_mem(rxlen);
		if (frame != NULL)
		{
			DM9000_ReadData(frame->data, frame->length);
			put_in_queue(frame);			
		}
	}
}

/*
  Hardware start transmission.
  Send a packet to media from the upper layer.
*/
void send_frame(OS_FRAME *frame)
{
	/* Move data to DM9000 TX RAM */
	DM9000_outb(DM9000_MWCMD, DM9000_IO); /* Prepare for TX-data */

	/* push the data to the TX-fifo */
	DM9000_WriteData(frame->data, frame->length);

	/* Set TX length to DM9000 */
	DM9000_iow(DM9000_TXPLL, frame->length & 0xff);
	DM9000_iow(DM9000_TXPLH, (frame->length >> 8) & 0xff);

	/* Issue TX polling command */
	DM9000_iow(DM9000_TCR, TCR_TXREQ); /* Cleared after TX complete */
}
  • 大小: 17.1 KB
分享到:
评论

相关推荐

    DM9000A-Vxworks-driver.rar_ dm9000 vxworks_DM9000_dm9000 vxworks

    文件“DM9000A Vxworks driver”很可能是驱动源码或编译后的库文件,包含了实现上述功能的具体代码。开发者可以参考这些文件了解驱动的具体实现细节,如寄存器操作、数据结构定义、函数接口等。 总的来说,DM9000A...

    基于S3C2440的LWIP-1.3.0和DM9000在UCOS-II-2.8.6上的移植

    《基于S3C2440的LWIP-1.3.0和DM9000在UCOS-II-2.8.6上的移植详解》 在嵌入式系统开发中,网络通信功能的实现是一项重要的任务。本文将深入探讨如何在基于S3C2440微处理器的平台上,将轻量级网络协议栈LWIP-1.3.0和...

    DM9000A-Ethernet-source-code-package.zip_DM9000A

    【DM9000A与以太网源代码包】是一个专为WinCE PXA270平台设计的软件开发资源,它包含了实现DM9000A芯片与以太网功能交互所需的完整源代码。DM9000A是一款高性能、低功耗的以太网控制器,广泛应用于嵌入式系统,如...

    DM9000CEP模块资料包-STM32_FSMC.rar

    《DM9000CEP模块与STM32 FSMC总线驱动详解》 在嵌入式系统设计中,通信接口扮演着至关重要的角色。本文将深入探讨如何使用STM32微控制器通过FSMC(Flexible Static Memory Controller)总线驱动DM9000CEP网络接口...

    dm9000--driver.rar_dm9000 linux

    《dm9000——Linux下的网络驱动程序详解》 在深入探讨dm9000网卡驱动在Linux操作系统下的实现之前,我们首先要理解的是,驱动程序是硬件设备与操作系统之间的桥梁,它允许操作系统控制并利用硬件设备的功能。在...

    Davicom-DM9000A-Ethernet-controller(datasheet).pdf

    ### DM9000A Ethernet控制器概述 DM9000A是一款高度集成的以太网控制器,由Davicom Semiconductor公司设计生产。该控制器专为嵌入式系统设计,支持10BASE-T和100BASE-TX标准,能够与多种微处理器接口兼容。下面将...

    stm32f103 dm9000 LWIP网络实验

    本实验基于stm32f103+dm9000下的lwip网络协议实验

    DM9000A中文数据手册

    DM9000A 是一款完全集成的、性价比高、引脚数少、带有通用处理器接口的单芯片快 速以太网控制器。一个10/100M PHY 和4K 双字的SRAM 。它是出于低功耗和高性能目 的设计的,其IO 端口支持3.3V 与5V 容限值。 DM9000A ...

    FPGA控制DM9000A.doc

    "FPGA控制DM9000A实现高速数据实时远程传输处理" 本资源摘要信息主要介绍了使用FPGA控制DM9000A实现高速数据实时远程传输处理的设计思路和实现方法。该设计思路主要通过使用FPGA直接控制DM9000A实现以太网数据收发...

    DM9000EP和DM9000CEP datasheet

    DM9000EP和DM9000CEP datasheet,电流型PHY

    dm9000a-1.3.2.rar_DM9000A_dm9000a arm_opengl 人 运动

    《DM9000A驱动源代码解析及移植指南》 DM9000A是一款广泛应用在嵌入式系统中的以太网控制器,它提供了快速的网络连接能力,支持多种微处理器架构,如ARM。本篇文章将围绕"dm9000a-1.3.2.rar"压缩包中的内容,详细...

    dm9000a源代码程序

    **DM9000A 网卡驱动程序源代码详解** 在计算机硬件系统中,网卡(Network Interface Card,NIC)是连接计算机与网络的关键设备。DM9000A 是一款广泛应用的以太网控制器,常用于嵌入式系统和工业控制领域。其驱动...

    DM9000A中文手册

    ### DM9000A Ethernet控制器相关知识点 #### 概述 DM9000A是一款高度集成的Ethernet控制器芯片,适用于多种应用环境,如嵌入式系统、工业控制等。该芯片支持10/100Mbps传输速率,并具备与通用处理器接口,能够为...

    DM9000A编程指导

    根据给定文件的信息,我们可以总结出关于DM9000A的重要知识点,这些知识点涵盖了DM9000A的基本介绍、寄存器读写操作、初始化设置、GPIO配置、PHY寄存器设置、EEPROM使用、网络包传输与接收、快速发送包模式以及TCP/...

    FPGA dm9000a dm9000c扩展网络接口文档

    在本项目中,"FPGA dm9000a dm9000c 扩展网络接口文档"主要涉及如何使用FPGA和NIOS II系统与DM9000A或DM9000C网络接口芯片进行通信,以实现嵌入式系统的网络功能。 DM9000A和DM9000C是来自Davicom半导体公司的...

    基于ARM和DM9000A网络传输接收程序

    《基于ARM和DM9000A的网络传输接收程序详解》 在现代电子设备中,网络通信扮演着至关重要的角色。本项目聚焦于一种基于ARM微处理器和DM9000A网络接口芯片的网络传输接收程序,该程序旨在实现全面的网络功能,包括对...

    DM9000A_Vxworks_driver.rar_DM9000A_dm9000end_vxworks_vxworks 驱动

    "www.pudn.com.txt"可能是提供下载链接或相关资料的文本文件,"DM9000A Vxworks driver"则可能包含实际的驱动源代码。这些资源对于开发者来说非常宝贵,可以帮助他们快速理解和实现DM9000A在VxWorks下的驱动程序。 ...

    FPGA驱动DM9000A

    本主题聚焦于如何利用FPGA驱动DM9000A网络芯片来实现网络数据的传输。DM9000A是一款广泛应用于嵌入式系统的以太网控制器,它集成了MAC(Media Access Control)和PHY(Physical Layer)功能,支持10/100Mbps的以太网...

    DM9000A的实际应用

    在本文中,我们将深入探讨DM9000A网络接口控制器在实际应用中的具体实现,以及如何使用STM32F103微控制器与之配合。DM9000A是一款广泛使用的以太网控制器,它集成了PHY层和MAC层功能,能够支持10/100Mbps的以太网...

Global site tag (gtag.js) - Google Analytics