`
superhj1987
  • 浏览: 205730 次
  • 性别: Icon_minigender_1
  • 来自: 杭州
社区版块
存档分类
最新评论

Verilog的一些总结

阅读更多

一:基本的类型

Verilog中的变量有线网类型和寄存器类型。线网型变量综合成wire,而寄存器可能综合成WIRE,锁存器和触发器。

二:Verilog语句结构到门级的映射
1、连续性赋值:assign
连续性赋值语句逻辑结构上就是将等式右边的驱动左边的结点。因些连续性赋值的目标结点总是综合成由组合逻辑驱动的结点。Assign语句中的延时综合时都将忽视。

2、过程性赋值:
过程性赋值只出现在always语句中。

阻塞赋值和非阻塞赋值就该赋值本身是没有区别的,只是对后面的语句有不同的影响。

建议设计组合逻辑电路时用阻塞赋值,设计时序电路时用非阻塞赋值。

建议同一个变量单一地使用阻塞或者非阻塞赋值。

3、逻辑操作符:
逻辑操作符对应于硬件中已有的逻辑门

4、算术操作符:
Verilog中将reg视为有符号数,而integer视为有符号数。因此,进行有符号操作时使用integer,使用无符号操作时使用reg。

5、进位:
通常会将进行运算操作的结果比原操作数扩展一位,用来存放进位或者借位。如:
Wire [3:0] A,B;
Wire [4:0] C;
Assign C=A+B;
C的最高位用来存放进位。

6、关系运算符:
关系运算符:<,>,<=,>=
和算术操作符一样,可以进行有符号和无符号运算,取决于数据类型是reg ,net还是integer。

7、相等运算符:==,!=
注意:===和!==是不可综合的。
可以进行有符号或无符号操作,取决于数据类型

8、移位运算符:
左移,右移,右边操作数可以是常数或者是变量,二者综合出来的结果不同。

9、部分选择:
部分选择索引必须是常量。

10、BIT选择:
BIT选择中的索引可以用变量,这样将综合成多路(复用)器。

11、敏感表:
Always过程中,所有被读取的数据,即等号右边的变量都要应放在敏感表中,不然,综合时不能正确地映射到所用的门。

12、IF:
如果变量没有在IF语句的每个分支中进行赋值,将会产生latch。如果IF语句中产生了latch,则IF的条件中最好不要用到算术操作。Case语句类似。Case的条款可以是变量。

如果一个变量在同一个IF条件分支中先赎值然后读取,则不会产生latch。如果先读取,后赎值,则会产生latch。

13、循环:
只有for-loop语句是可以综合的。

14、设计时序电路时,建议变量在always语句中赋值,而在该always语句外使用,使综合时能准确地匹配。建议不要使用局部变量。

15、不能在多个always块中对同一个变量赎值

16、函数
函数代表一个组合逻辑,所有内部定义的变量都是临时的,这些变量综合后为wire。

17、任务:
任务可能是组合逻辑或者时序逻辑,取决于何种情况下调用任务。

18、Z:
Z会综合成一个三态门,必须在条件语句中赋值

19、参数化设计:
优点:参数可重载,不需要多次定义模块

三、模块优化
1、资源共享:
当进程涉及到共用ALU时,要考虑资源分配问题。可以共享的操作符主要有:关系操作符、加减乘除操作符。通常乘和加不共用ALU,乘除通常在其内部共用。

2、共用表达式:
如:C=A+B;
    D=G+(A+B);
两者虽然有共用的A+B,但是有些综合工具不能识别.可以将第二句改为:D=G+C;这样只需两个加法器.

3、转移代码:
如循环语句中没有发生变化的语句移出循环.

4、避免latch:
两种方法:1、在每一个IF分支中对变量赋值。2、在每一个IF语句中都对变量赋初值。

5:模块:
综合生成的存储器如ROM或RAM不是一种好方法。最好用库自带的存储器模块。

四、验证:
1、敏感表:
在always语句中,如果敏感表不含时钟,最好将所有的被读取的信号都放在敏感表中。

2、异步复位:
建议不要在异步时对变量读取,即异步复位时,对信号赎以常数值。

 

 

对于在Quartus不支持的Verilog语句,如某些系统任务以及仿真验证语句可在ModelSim中执行,强烈建议Quartus+ModelSim联合使用。

分享到:
评论

相关推荐

    Verilog_关键概念总结

    Verilog_关键概念总结 Verilog_关键概念总结 Verilog_关键概念总结

    verilog 语法总结

    Verilog 语法总结 Verilog 语法总结是对 Verilog 语法的经典总结,可以比较快地对 Verilog 的语法特殊的地方得到掌握。下面是对 Verilog 语法的详细总结: 一、数字电路基础知识 * 布尔代数:布尔代数是数字电路...

    FPGA verilog语法总结

    "FPGA Verilog 语法总结" Verilog 是一种 Hardware Description Language (HDL),用于描述数字电路的行为。它是 FPGA 设计的基础语言。FPGA 设计需要 Verilog 语言来描述数字电路的行为,然后再将其实现到 FPGA ...

    verilog学习总结.doc

    verilog学习总结.doc

    Ncverilog 的一些经验.pdf

    本文将深入探讨Ncverilog的一些关键使用经验和技巧。 首先,我们来了解一下如何使用Ncverilog命令行选项进行库文件和库目录的管理。在编译Verilog代码时,常常需要链接库文件或者库目录。例如,`ncverilog -f run.f...

    EDA-Verilog HDL期末复习题总结必过.docx

    "EDA-Verilog HDL期末复习题总结必过" EDA-Verilog HDL是数字电路设计中的一种硬件描述语言,用于描述数字电路的行为和结构。本文将对EDA-Verilog HDL期末复习题总结必过的选择题进行解释和总结,涵盖EDA-Verilog ...

    Verilog句型内部培训总结

    ### Verilog句型内部培训总结 #### Verilog HDL语法详解与Altium Design应用 Verilog是一种硬件描述语言(HDL),广泛应用于数字电路的设计、建模与验证中。本次培训主要围绕Verilog的基本语法、模块定义、组合...

    verilog 不可综合语句 总结 汇总(转)

    本文将总结Verilog中不可综合的语句和结构,并给出建议,以确保设计人员在创建可综合模型时能够遵循一定的原则。 首先,Verilog中的某些结构得到了所有综合工具的支持,而有些则完全不支持。还有一些结构,是否支持...

    Verilog开发经验总结.pdf

    在进行Verilog开发时,首先要理解Verilog是一种硬件描述语言(HDL),它的主要作用是描述电路而不是创建电路。对于初学者来说,理解电路设计的基本原理是关键。在没有足够的经验之前,最好是先设计好电路,然后用...

    Verilog-复习考试总结1

    Verilog HDL是一种广泛使用的硬件描述语言,它用于在多个抽象设计层次上,从算法级、RTL级、门级到开关级,建模数字系统。它的语法和特性使得设计者可以方便地描述复杂的数字逻辑。 1. **行为级与结构级描述**: -...

    veriloga 的学习文档

    通过上述总结,我们可以了解到Veriloga不仅是一门强大的硬件描述语言,而且在模拟电路设计领域有着不可替代的作用。对于想要深入了解和掌握这门语言的学习者而言,《Cadence®Verilog®-A Language Reference》无疑...

    Verilog HDL 代码_任意波形发生器_方波_正弦波verilog_verilog正弦波_方波verilog_

    总结来说,这个Verilog项目提供了学习和实践数字信号处理以及Verilog HDL编程的一个良好平台。通过对“任意波形发生器.txt”和“任意波形发生器2.txt”文件的学习,开发者可以深入了解如何使用Verilog设计复杂的数字...

    Verilog HDL 可综合语法总结

    ### Verilog HDL 可综合语法总结 #### 一、Verilog HDL 可综合语法概览 Verilog HDL 是一种广泛应用于数字系统设计的硬件描述语言,它提供了丰富的语法结构来描述数字系统的功能和行为。为了确保设计能够被成功地...

    Verilog HDL报告.docx

    Verilog HDL是一种硬件描述语言,用于设计和模拟数字电子系统。本报告涵盖了三个关键的Verilog HDL仿真实验,涉及基本的数字逻辑设计和电路行为的理解。 第一个实验是键控LED灯仿真。在此实验中,使用三位key信号来...

    verilog 两种方法实现 除法器

    本资源摘要信息提供了一个完整的 Verilog 语言实现除法器的设计和实现过程,涵盖了实验目的、实验设备、实验内容、实验结果和数据处理、结论、知识点总结和扩展阅读等内容,为数字电路设计和 Verilog 语言学习提供了...

    verilog定时器_定时器_verilog_verilog定时器_verilog定时_doingmco_

    总结,Verilog 定时器的设计涉及了计数器、控制逻辑、输入/输出信号以及可能的中断处理。理解这些概念对于理解和实现复杂的数字系统至关重要。通过实践和不断的优化,我们可以构建出满足各种需求的高效、可靠的...

    verilog 音乐演奏.zip

    总结来说,这个“verilog 音乐演奏.zip”项目展示了Verilog在音乐生成领域的应用,通过数字电路实现音乐演奏,提供了一种新颖且有趣的方式将编程和音乐艺术结合在一起。这种技术不仅适用于教育和娱乐,也可以在...

    自己学习总结--Verilog语言基础知识.doc

    Verilog语言基础知识 Verilog语言是 Hardware Description Language(HDL)的一种,用于描述 digital 电路的行为。Verilog语言的基础知识包括基本语法、相关机构、编程规范等。 Verilog语言的基本结构 Verilog...

    Verilog硬件描述语言总结

    以上就是Verilog硬件描述语言的一些关键知识点。通过学习和实践,你可以有效地描述、验证和实现复杂的数字系统。提供的`Verilog硬件描述语言.md`和`Verilog硬件描述语言.pdf`文件应包含了更多详细信息和实例,有助于...

Global site tag (gtag.js) - Google Analytics