上拉电阻原理
上拉电阻为何能上拉
在节点与正5V电源之间接个10k的上拉电阻,能把这个节点的点位拉上来。我实在不明白,要想把电位提上来,直接接电源不就行了?电源通过这个10k的电阻肯定会降压的,这样一来,岂不是把节点的点位降低了吗?
往往这个节点要求应用单片机或者其他控制器件来控制它为高或低电平(即这个节点与I/O口连接)
如果单纯的想要使这点成为高电平,并且输出阻抗非常大的话,直接接电源也无妨,但是如果你单片机如果要使这个节点拉低,即单片机内部使节点接地,这样5V电源不是和地短路了么。
另外,当要求这个节点为高电平的时候,你的这个节点和地之间的阻抗一般是非常大,比如100K的阻抗,而你上拉一个10K的电阻的话,这个点的电压为(5/100+10)*100=4.5V这样也可以上高电平啊。而当要求这个节点为低电平的时候只要把它和地连就可以了,电源和地之间有一个10K的负载:)
使用上拉电阻的情况:
1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。
2、OC门电路必须加上拉电阻,才能使用。
3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。
4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。
5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。
6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。
7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。
上拉电阻阻值的选择原则包括:
1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。
2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。
3、对于高速电路,过大的上拉电阻可能边沿变平缓。
综合考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理
对上拉电阻和下拉电阻的选择应结合开关管特性和下级电路的输入特性进行设定,主要需要考虑以下几个因素:
1. 驱动能力与功耗的平衡。以上拉电阻为例,一般地说,上拉电阻越小,驱动能力越强,但功耗越大,设计是应注意两者之间的均衡。
2.下级电路的驱动需求。同样以上拉电阻为例,当输出高电平时,开关管断开,上拉电阻应适当选择以能够向下级电路提供足够的电流。
3.高低电平的设定。不同电路的高低电平的门槛电平会有不同,电阻应适当设定以确保能输出正确的电平。以上拉电阻为例,当输出低电平时,开关管导通,上拉电阻和开关管导通电阻分压值应确保在零电平门槛之下。
4.频率特性。以上拉电阻为例,上拉电阻和开关管漏源级之间的电容和下级电路之间的输入电容会形成RC延迟,电阻越大,延迟越大。上拉电阻的设定应考虑电路在这方面的需求。
下拉电阻的设定的原则和上拉电阻是一样的。
OC门输出高电平时是一个高阻态,其上拉电流要由上拉电阻来提供,设输入端每端口不大于100uA,设输出口驱动电流约500uA,标准工作电压是5V,输入口的高低电平门限为0.8V(低于此值为低电平);2V(高电平门限值)。
选上拉电阻时:
500uA x 8.4K= 4.2即选大于8.4K时输出端能下拉至0.8V以下,此为最小阻值,再小就拉不下来了。如果输出口驱动电流较大,则阻值可减小,保证下拉时能低于0.8V即可。
当输出高电平时,忽略管子的漏电流,两输入口需200uA
200uA x15K=3V即上拉电阻压降为3V,输出口可达到2V,此阻值为最大阻值,再大就拉不到2V了。选10K可用。COMS门的可参考74HC系列
设计时管子的漏电流不可忽略,IO口实际电流在不同电平下也是不同的,上述仅仅是原理,一句话概括为:输出高电平时要喂饱后面的输入口,输出低电平不要把输出口喂撑了(否则多余的电流喂给了级联的输入口,高于低电平门限值就不可靠了)
分享到:
相关推荐
一、定义 1、上拉就是将不确定的信号通过一个电阻... 2、上拉是对器件注入电流,下拉是输出电流 3、弱强只是上拉电阻的阻值不同,没有什么严格区分 4、对于非集电极(或漏极)开路输出型电路(如普通门电路)提升......
本文将详细介绍上拉电阻的工作原理、应用场景及其选择原则。 #### 一、上拉电阻的基本概念 上拉电阻是一种连接到电源正极(通常是Vcc或+5V等)的电阻,其主要作用是将悬空的信号线拉至高电平状态。当没有外部信号...
首先,上拉电阻的作用原理体现在其将不确定信号通过电阻钳位在高电平,其原理在于当没有信号输入或输入为高阻态时,上拉电阻能够限制电流,避免电流的无限增大,同时,上拉电阻还能为电路提供一个稳定的高电平状态,...
在电子技术领域中,上拉电阻和下拉电阻是两种常见的电路设计元素,它们在确保电路稳定性和兼容性方面扮演着重要角色。本文将详细介绍上拉电阻和下拉电阻的特点、区别、功能和设计原则。 首先,上拉电阻和下拉电阻的...
上下拉电阻,通常指的是在数据线A和B上的偏置电阻。它们的作用是在没有数据传输时,确保数据线处于一个确定的状态,避免产生悬浮状态,从而防止误触发。RS485网络中,一般有两种配置方式: 1. **终端电阻配置**:在...
接下来我们将详细介绍上拉电阻与下拉电阻的原理、作用以及具体的接线方法。 #### 一、上拉电阻 **定义**:上拉电阻是指一端接电源正极(例如VCC),另一端接到逻辑电平接入引脚(例如单片机的某个I/O口)的一种...
### 上拉电阻与下拉电阻原理详解 #### 一、基础知识概述 在电子技术领域,电阻是最基础也是最重要的元件之一,而上拉电阻与下拉电阻则是两种特殊用途的电阻配置方式,在数字电路中有着不可替代的作用。它们主要...
这个 1.5K 的上拉电阻是接在 D+ 上还是 D- 上,有设备的速度来决定,对于全速设备和高速设备,上拉电阻是接在 D+ 上的,而低速设备的上拉电阻则是接在 D- 上。 那么,为什么都是 1.5K 呢?因为 USB 传输速度当设备...
上拉电阻的使用总结 上拉电阻(pull-up resistor)是电子电路中的一种常用组件,其作用是将逻辑电路的输出电平提升到所需的高电平水平,以满足下一级电路的输入要求。下面是上拉电阻的使用总结: 1. 当TTL电路驱动...
下拉电阻的原理与上拉电阻相似,只是拉到 GND 去而已,使电平被拉低。下拉电阻一般用于设定低电平或者是阻抗匹配(抗回波干扰)。 上拉电阻阻值的选择原则包括: 1. 从节约功耗及芯片的灌电流能力考虑应当足够大;...
无论是上拉电阻还是下拉电阻,其原理都是提供一个负载电阻,来帮助电路稳定工作。 上拉电阻的主要作用包括: 1. 提高电压水平:在某些场合,例如TTL电路驱动CMOS电路时,TTL电路的高电平输出可能低于CMOS电路所需...
在探讨单片机P0口为什么要上拉电阻时,首先需要了解单片机的P0口电气特性和其基本的工作原理。单片机P0口,也被称作I/O口,是微控制器与外部电路进行数据交换的重要接口。在实际的应用中,P0口既能够作为数据输出,...
上拉电阻可以是强上拉(Strong Pull-up)或弱上拉(Weak Pull-up)两种形式,弱上拉一般指较低阻值的上拉电阻,它提供一个较弱的电流来驱动管脚。Quartus II软件是Altera公司推出的一款功能强大的FPGA设计软件,提供...
虽然它基于CMOS技术而非TTL技术,但其工作原理和特性与OC门非常相似,即在使用过程中也需要在输出端与外部电源之间接入上拉电阻。 #### 二、OC和OD门的应用 ##### 2.1 单个OC/OD门的应用 在使用单个OC或OD门时,...
#### 二、上拉电阻的工作原理 1. **上拉电阻的电流方向**:上拉电阻是向器件注入电流,而下拉电阻则是从器件输出电流。 2. **上拉电阻的强度**:弱上拉和强上拉的区别主要在于上拉电阻的阻值大小。弱上拉电阻的阻值...
2. **OC门电路的应用**:OC门电路的输出端必须连接上拉电阻才能正常工作,这是因为OC门在高电平状态下只能提供开路状态,需要外加上拉电阻将输出端拉至高电平。 3. **增强驱动能力**:在某些情况下,为了提高单片机...
在51系列单片机中,IO口上拉电阻是一个非常重要的概念,它主要涉及到单片机的输入输出接口(IO口)的工作原理及其在实际应用中的具体配置方式。为了更好地理解这一概念,我们首先需要了解51单片机IO口的基本特性。 ...
1. 上拉电阻的基础作用:上拉电阻主要用于将不确定信号钳位在高电平,其工作原理是通过一个电阻将信号线与电源连接,从而维持高电平。上拉电阻在电路中起到限流的作用,确保电流不会过大而导致电路损坏。 2. 上拉与...
首先,我们来看上拉电阻的作用和工作原理。上拉电阻是通过将一个不确定的信号通过一个电阻与电源(VCC)连接,从而将该信号固定在高电平。上拉电阻对器件有“灌电流”的作用,即当IO端口被配置为输入状态时,该电阻...
上拉电阻的工作原理是提供电流,即通过电阻将高电平电压源VCC注入到信号线上,确保在没有外部信号输入的时候,信号线有一个稳定的高电平值。 下拉电阻则是将不确定的信号线固定在低电平状态。与上拉电阻类似,下拉...