`

(转)高阻态和三态门

 
阅读更多

http://blog.csdn.net/ce123/article/details/6939313 

 

高阻态

           高阻态这是一个数字电路里常见的术语,指的是电路的一种输出状态,既不是高电平也不是低电平,如果高阻态再输入下一级电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平,随它后面接的东西定。

  高阻态的实质:电路分析时高阻态可做开路理解。你可以把它看作输出(输入)电阻非常大。他的极限可以认为悬空。也就是说理论上高阻态不是悬空,它是对地或对电源电阻极大的状态。而实际应用上与引脚的悬空几乎是一样的。

  高阻态的意义:当门电路的输出上拉管导通而下拉管截止时,输出为高电平;反之就是低电平;如上拉管和下拉管都截止时,输出端就相当于浮空(没有电流流动),其电平随外部电平高低而定,即该门电路放弃对输出端电路的控制 。

  典型应用:
  1、在总线连接的结构上。总线上挂有多个设备,设备于总线以高阻的形式连接。这样在设备不占用总线时自动释放总线,以方便其他设备获得总线的使用权。 
  2、大部分单片机I/O使用时都可以设置为高阻输入,如凌阳,AVR等等。高阻输入可以认为输入电阻是无穷大的,认为I/O对前级影响极小,而且不产生电流(不衰减),而且在一定程度上也增加了芯片的抗电压冲击能力。

  高阻态常用表示方法:高阻态常用字母 Z 表示。
 

三态门


图1 三态门逻辑符号
         三态门,是指逻辑门的输出除有高、低电平两种状态外,还有第三种状态——高阻状态的门电路。高阻态相当于隔断状态(电阻很大,相当于开路)。 三态门都有一个EN控制使能端,来控制门电路的通断。 可以具备这三种状态的器件就叫做三态(门,总线,......)。   

      计算机里面用 1和0表示是,非两种逻辑,但是,有时候,这是不够的,   比如说,他不够富有,但是他也不一定穷啊;她不漂亮,但也不一定丑啊,处于这两个极端的中间,就用那个既不是+   也不是―的中间态表示,叫做高阻态。 高电平,低电平可以由内部电路拉高和拉低。而高阻态时引脚对地电阻无穷,此时读引脚电平时可以读到真实的电平值。高阻态的重要作用之一就是I/O(输入/输出)口在输入时读入外部电平用。

      高阻态相当于该门和它连接的电路处于断开的状态。(因为实际电路中你不可能去断开它,所以设置这样一个状态使它处于断开状态)。三态门是一种扩展逻辑功能的输出级,也是一种控制开关。主要是用于总线的连接,因为总线只允许同时只有一个使用者。通常在数据总线上接有多个器件,每个器件通过OE/CE之类的信号选通。如器件没有选通的话它就处于高阻态,相当于没有接在总线上,不影响其它器件的工作。

      如果你的设备端口要挂在一个总线上,必须通过三态缓冲器。因为在一个总线上同时只能有一个端口作输出,这时其他端口必须在高阻态,同时可以输入这个输出端口的数据。所以你还需要有总线控制管理, 访问到哪个端口,那个端口的三态缓冲器才可以转入输出状态,这是典型的三态门应用。 如果在线上没有两个以上的输出设备, 当然用不到三态门,而线或逻辑又另当别论了。

图2 三态门构成单向总线
分享到:
评论

相关推荐

    三态门与高阻态知识

    总结来说,三态门和高阻态是数字电路和系统设计中不可或缺的概念,它们主要用于解决多设备共享资源的问题,特别是在总线结构中确保数据传输的正确性和效率。理解并熟练运用这些概念对于设计复杂的电子系统至关重要。

    三态门(三态缓冲器)的工作原理

    三态门的这种特性使得它非常适合用作数据总线和地址总线等共享资源的通信控制,因为在同一时刻,只有具备控制权的器件才能控制总线的信号,而其他不使用总线的器件则会被置于高阻抗状态,不参与总线状态的决定。...

    三态门的三种输出状态

    三态门是一种特殊的逻辑门电路,它的输出不仅能够提供传统的高电平(逻辑1)和低电平(逻辑0),还能够进入一种被称为高阻状态的特殊状态。这种高阻状态相当于电路中不存在输出,即输出端与外部电路之间呈现出极高的...

    三态门的特性及其应用

    三态门是数字电路中的一种重要逻辑门,它能够提供三种状态的输出:逻辑高电平(逻辑‘1’)、逻辑低电平(逻辑‘0’)以及高阻态。高阻态是一种特殊状态,其性质类似开路,不会影响总线上的其他信号。三态门在数字...

    VHDL Verilog 实现三态门的源程序以及testbench代码

    **三态门**是数字电路设计中常见的逻辑元件,其特性在于除了传统的高电平(1)和低电平(0)之外,还拥有第三种状态——**高阻状态(Z态)**。这种状态使得多个三态门可以在同一条线上进行数据传输而不相互干扰。 -...

    i2c三态门使用(基于Verilog)

    该模块使用三态门来控制SDA输出,当out_en=1时,SDA输出SDA_r的值,否则为高阻状态。 在实际应用中,基于Verilog的i2c三态门使用需要结合具体的应用场景和硬件环境进行实现。在设计i2c接口时,需要考虑到时钟频率、...

    电路常识性概念之——三态门与高阻态的概念及应用

    因此,在数字电路设计中,三态门和高阻态是非常重要的知识点。 在电子工程领域中,三态门和高阻态的概念是非常重要的。它们可以应用于各种数字电路设计中,如计算机系统、单片机系统、通信系统等。因此,了解三态门...

    02-逻辑门、三态门、mux等_verilog_mux逻辑门_三态门verilog_seriousbqq_

    在Verilog中,逻辑门、三态门和多路复用器是设计数字逻辑电路的基础,它们能够实现布尔逻辑、数据路由和选择等功能。了解和熟练掌握这些基本概念对于进行数字集成电路的设计至关重要。在实际应用中,这些模块通常会...

    关于三态门电路逻辑符号

    在三态门电路中,通常会有一个使能端(Enable,简称EN),用以控制门电路是否处于高阻抗状态。当使能端为高电平(1)时,门电路正常工作,按照逻辑门的功能进行逻辑运算;而当使能端为低电平(0)时,门电路则进入高...

    数字电路:与非门OC门三态门.ppt

    输出三态门主机是指具有多个输出端口的三态门电路,每个输出端口可以独立地输出HIGH、LOW或高阻状态。这种电路广泛应用于计算机接口和总线系统中。 七、总线系统 总线系统是指多个设备之间的数据传输系统。在总线...

    三态门和OC门的应用

    三态门和OC门的应用 本实验报告旨在探索三态门和OC门的逻辑功能和应用。实验中,我们使用了多种仪器和器材,包括通用示波器、数字示波器、计算机电路基础实验箱、函数信号发生器/计数器、二输入4OC与非门、四态缓冲...

    半导体集成电路-三态门.pptx

    总结而言,三态门通过引入使能信号和高阻态,实现了对输出的控制,使得同一数据线可由多个设备共享,这对于提高系统集成度和降低硬件成本具有重要意义。在半导体集成电路的设计和应用中,三态门起着至关重要的作用。

    三态门应用.zip

    在电子工程领域,三态门(Tri-state Gate)是一种特殊类型的逻辑门,它不仅能够输出高电平(1)和低电平(0),还能输出第三种状态——高阻态(High-Z)。这种门电路的独特之处在于其输出端可以被“使能”或“禁用”...

    菜鸟初入FPGA之三态门

    ### 三态门在FPGA中的应用 #### 一、三态门基本概念 三态门是一种特殊的逻辑门,它的输出不仅可以是逻辑1或逻辑0,还可以...通过合理地设计和使用三态门,可以在复杂的系统设计中有效地管理和协调各个组件之间的通信。

    cmd_state.rar_VHDL 三态_vhdl_vhdl三态门

    三态门,又称三线制门或三态输出门,是一种具有三种输出状态的逻辑门:高电平(1)、低电平(0)以及高阻态(Z)。这种门电路的独特之处在于,它的输出不仅可以是逻辑1或0,还可以是高阻态,使得同一数据总线可以被...

    数电实验之三态输出门与集电极开路门.pdf

    当只有一个三态门的使能端被激活时,该门的输出才有效,其他三态门则处于高阻状态,确保了总线上的数据传输不会冲突。 **二、集电极开路门(OC门)** 集电极开路门的输出级设计使得其集电极未直接连接到电源,而是...

    vhdl处理内部三态电路

    总结来说,掌握VHDL处理内部三态电路的设计技巧,不仅要求理解三态门的基本原理,还需要熟悉VHDL语法和设计流程,包括实体定义、结构化架构描述、过程语句的使用以及仿真和综合步骤。通过实际案例和练习,设计师可以...

    三态门在FPGA中的实现与仿真

    三态门的核心特性是其输出端可以呈现三种状态:高电平(逻辑1)、低电平(逻辑0)以及高阻态(High-Z)。高阻态意味着输出端不驱动任何电流,相当于断开状态,允许其他设备控制总线。三态门通过一个使能端(EN)来...

    电工电子技术:36 三态输出与非门.ppt

    三态输出电路的特点是可以输出高电平和低电平信号,同时也可以输出高阻态信号,实现电路之间的隔离和控制。 在三态输出电路中,输出信号可以是高电平、低电平或高阻态,这取决于电路的设计和应用。高电平信号表示...

    数电实验之三态输出门与集电极开路门.docx

    在实验中,需要将三态门的输入端、控制端连接到逻辑开关,输出端接到逻辑笔的输入插口,通过改变输入和控制信号来观察和记录输出的变化,以此验证三态门的逻辑功能。 集电极开路门(Open-Collector Gate,OC门)是...

Global site tag (gtag.js) - Google Analytics