转自:http://www.mcu123.com/news/Article/fpga/FPGA/200607/51.html
一:基本
Verilog中的变量有线网类型和寄存器类型。线网型变量综合成wire,而寄存器可能综合成WIRE,锁存器和触发器。
二:verilog语句结构到门级的映射
1、连续性赋值:assign
连续性赋值语句逻辑结构上就是将等式右边的驱动左边的结点。因些连续性赋值的目标结点总是综合成由组合逻辑驱动的结点。Assign语句中的延时综合时都将忽视。
2、过程性赋值:
过程性赋值只出现在always语句中。
阻塞赋值和非阻塞赋值就该赋值本身是没有区别的,只是对后面的语句有不同的影响。
建议设计组合逻辑电路时用阻塞赋值,设计时序电路时用非阻塞赋值。
过程性赋值的赋值对象有可能综合成wire,latch,和flip-flop,取决于具体状况。如,时钟控制下的非阻塞赋值综合成flip-flop。
过程性赋值语句中的任何延时在综合时都将忽略。
建议同一个变量单一地使用阻塞或者非阻塞赋值。
3、逻辑操作符:
逻辑操作符对应于硬件中已有的逻辑门
4、算术操作符:
Verilog中将reg视为有符号数,而integer视为有符号数。因此,进行有符号操作时使用integer,使用无符号操作时使用reg。
5、进位:
通常会将进行运算操作的结果比原操作数扩展一位,用来存放进位或者借位。如:
Wire [3:0] A,B;
Wire [4:0] C;
Assign C=A+B;
C的最高位用来存放进位。
6、关系运算符:
关系运算符:<,>,<=,>=
和算术操作符一样,可以进行有符号和无符号运算,取决于数据类型是reg ,net还是integer。
7、相等运算符:==,!=
注意:===和!==是不可综合的。
可以进行有符号或无符号操作,取决于数据类型
8、移位运算符:
左移,右移,右边操作数可以是常数或者是变量,二者综合出来的结果不同。
9、部分选择:
部分选择索引必须是常量。
10、BIT选择:
BIT选择中的索引可以用变量,这样将综合成多路(复用)器。
11、敏感表:
Always过程中,所有被读取的数据,即等号右边的变量都要应放在敏感表中,不然,综合时不能正确地映射到所用的门。
12、IF:
如果变量没有在IF语句的每个分支中进行赋值,将会产生latch。如果IF语句中产生了latch,则IF的条件中最好不要用到算术操作。Case语句类似。Case的条款可以是变量。
如果一个变量在同一个IF条件分支中先赎值然后读取,则不会产生latch。如果先读取,后赎值,则会产生latch。
13、循环:
只有for-loop语句是可以综合的。
14、设计时序电路时,建议变量在always语句中赋值,而在该always语句外使用,使综合时能准确地匹配。建议不要使用局部变量。
15、不能在多个always块中对同一个变量赎值
16、函数
函数代表一个组合逻辑,所有内部定义的变量都是临时的,这些变量综合后为wire。
17、任务:
任务可能是组合逻辑或者时序逻辑,取决于何种情况下调用任务。
18、Z:
Z会综合成一个三态门,必须在条件语句中赋值
19、参数化设计:
优点:参数可重载,不需要多次定义模块
四:模块优化
1、资源共享:
当进程涉及到共用ALU时,要考虑资源分配问题。可以共享的操作符主要有:关系操作符、加减乘除操作符。通常乘和加不共用ALU,乘除通常在其内部共用。
2、共用表达式:
如:C=A+B;
D=G+(A+B);
两者虽然有共用的A+B,但是有些综合工具不能识别.可以将第二句改为:D=G+C;这样只需两个加法器.
3、转移代码:
如循环语句中没有发生变化的语句移出循环.
4、避免latch:
两种方法:1、在每一个IF分支中对变量赋值。2、在每一个IF语句中都对变量赋初值。
5:模块:
综合生成的存储器如ROM或RAM不是一种好方法。最好用库自带的存储器模块。
五、验证:
1、敏感表:
在always语句中,如果敏感表不含时钟,最好将所有的被读取的信号都放在敏感表中。
2、异步复位:
建议不要在异步时对变量读取,即异步复位时,对信号赎以常数值
分享到:
相关推荐
Cadence Verilog-A Language Reference(版本5.1,2004年1月发布)是关于Veriloga的一个权威参考文档,由Cadence Design Systems, Inc.出版。 #### 二、Veriloga特点 1. **易学性**:Veriloga语法简洁明了,对于有...
总结来说,Verilog-IEEE 1364.1标准涵盖了以下几个核心知识点: 1. 标准的全称和目的:IEEE Standard for Verilog® Register Transfer Level Synthesis,目标是为Verilog HDL在RTL级合成过程中的语法和语义提供...
总结,这份《数字逻辑——个人课堂笔记记录》是深入学习数字逻辑和Verilog的宝贵资源,无论你是初学者还是有一定经验的工程师,都能从中受益匪浅。通过阅读和实践,你将能够理解和掌握数字逻辑的基础,以及如何用...
### Verilog黄金参考指南知识点概览 #### 一、Verilog简介与背景 - **Verilog**:一种硬件描述语言(Hardware ...通过阅读本书,可以有效提升个人在Verilog方面的技能水平,并在实际工作中更好地应对各种挑战。
作为一种标准的工业语言,Verilog不仅支持仿真,还支持综合,使得设计者能够将抽象的概念转化为具体的硬件实现。 #### Verilog HDL的历史与发展 Verilog最早由Gateway Design Automation于1984年引入,随后在1989...
总结来说,"SDRAM_Verilog控制"项目涵盖了Verilog语言的应用,特别是在设计和验证SDRAM控制器方面。通过理解SDRAM的工作原理、Verilog编程以及控制器设计的复杂性,我们可以构建一个能够高效、稳定地与W9825G2DB ...
遵循Verilog编程规范不仅能提升个人工作效率,还能加强团队协作。通过标准化代码结构和格式,可以有效提高代码的可读性和可维护性,为项目的长期发展奠定坚实的基础。希望每位从事Verilog编程工作的工程师都能够重视...
Verilog是一种硬件描述语言(HDL),广泛应用于数字电子系统的逻辑设计、验证和综合。华中科技大学的这个Verilog实验报告及其源码是为学生提供了一个实践和学习Verilog语言的平台,帮助他们理解如何使用Verilog进行...
Verilog HDL是一种广泛...总结,学习Verilog HDL对于进入数字系统设计领域至关重要。通过深入理解其语法、结构和应用,可以有效地设计和验证复杂的数字电路。同时,保持网络安全意识也是日常生活中不容忽视的重要环节。
本项目是一个基于Verilog语言实现的DAC设计,由个人使用Xilinx的Vivado工具进行编译和仿真。下面我们将深入探讨Verilog语言、DAC的设计原理以及Vivado工具在实现这样的项目中的作用。 首先,Verilog是一种硬件描述...
4. **设计流程**:在DE2-70上实现Verilog或VHDL设计通常包括以下步骤:设计输入(编写代码)、逻辑综合(将代码转换为逻辑门级表示)、时序分析(评估速度和延迟)、配置下载(将编译后的比特流加载到FPGA)以及硬件...
总结而言,Verilog实现PS2接口是一个涉及数字逻辑设计、串行通信协议理解和状态机编程的综合性任务。通过这样的实践项目,开发者可以深化对Verilog的理解,并掌握硬件描述语言在实际应用中的运用。
心得体会部分则需要分享在项目中的个人成长和收获,以及对Verilog和数字逻辑设计的理解深化。 通过这个课程设计,学生不仅能掌握Verilog语言,还能了解数字系统设计的基本原理和流程,为未来在嵌入式系统、FPGA设计...
代码覆盖率是衡量软件测试效果的重要指标,特别是在硬件描述语言(HDL)如Verilog或SystemVerilog中,用于验证数字电路设计的正确性。代码覆盖率分析可以帮助开发者了解哪些代码已经执行过,哪些区域可能尚未被充分...
选择学习VHDL还是Verilog,取决于个人背景及具体需求。VHDL语法严谨,发展较早,而Verilog语法相对自由,类似于C语言。对于有一定C语言基础的学习者来说,从Verilog入手可能会更容易理解和接受。不过,建议初学者...