转自: http://blog.sina.com.cn/s/blog_530252a20100javs.html
(1)所有综合工具都支持的结构:always,assign,begin,end,case,wire,tri,aupply0,supply1,reg,integer,default,for,function,and,nand,or,nor,xor,xnor,buf,not,bufif0,bufif1,notif0,notif1,if,inout,input,instantitation,module,negedge,posedge,operators,output,parameter。
(2)所有综合工具都不支持的结构:time,defparam,$finish,fork,join,initial,delays,UDP,wait。
(3)有些工具支持有些工具不支持的结构:casex,casez,wand,triand,wor,trior,real,disable,forever,arrays,memories,repeat,task,while。
建立可综合模型的原则
要保证Verilog HDL赋值语句的可综合性,在建模时应注意以下要点:
(1)不使用initial。
(2)不使用#10。
(3)不使用循环次数不确定的循环语句,如forever、while等。
(4)不使用用户自定义原语(UDP元件)。
(5)尽量使用同步方式设计电路。
(6)除非是关键路径的设计,一般不采用调用门级元件来描述设计的方法,建议采用行为语句来完成设计。
(7)用always过程块描述组合逻辑,应在敏感信号列表中列出所有的输入信号。
(8)所有的内部寄存器都应该能够被复位,在使用FPGA实现设计时,应尽量使用器件的全局复位端作为系统总的复位。
(9)对时序逻辑描述和建模,应尽量使用非阻塞赋值方式。对组合逻辑描述和建模,既可以用阻塞赋值,也可以用非阻塞赋值。但在同一个过程块中,最好不要同时用阻塞赋值和非阻塞赋值。
(10)不能在一个以上的always过程块中对同一个变量赋值。而对同一个赋值对象不能既使用阻塞式赋值,又使用非阻塞式赋值。
(11)如果不打算把变量推导成锁存器,那么必须在if语句或case语句的所有条件分支中都对变量明确地赋值。
(12)避免混合使用上升沿和下降沿触发的触发器。
(13)同一个变量的赋值不能受多个时钟控制,也不能受两种不同的时钟条件(或者不同的时钟沿)控制。
(14)避免在case语句的分支项中使用x值或z值。
不可综合verilog语句2009-04-14 19:33
1、initial
只能在test bench中使用,不能综合。(我用ISE9.1综合时,有的简单的initial也可以综合,不知道为什么)
2、events
event在同步test bench时更有用,不能综合。
3、real
不支持real数据类型的综合。
4、time
不支持time数据类型的综合。
5、force 和release
不支持force和release的综合。
6、assign 和deassign
不支持对reg 数据类型的assign或deassign进行综合,支持对wire数据类型的assign或deassign进行综合。
7、fork join
不可综合,可以使用非块语句达到同样的效果。
8、primitives
支持门级原语的综合,不支持非门级原语的综合。
9、table
不支持UDP 和table的综合。
10、敏感列表里同时带有posedge和negedge
如:always @(posedge clk or negedge clk) begin...end
这个always块不可综合。
11、同一个reg变量被多个always块驱动
12、延时
以#开头的延时不可综合成硬件电路延时,综合工具会忽略所有延时代码,但不会报错。
如:a=#10 b;
这里的#10是用于仿真时的延时,在综合的时候综合工具会忽略它。也就是说,在综合的时候上式等同于a=b;
13、与X、Z的比较
可能会有人喜欢在条件表达式中把数据和X(或Z)进行比较,殊不知这是不可综合的,综合工具同样会忽略。所以要确保信号只有两个状态:0或1。
如:
1 module synthesis_compare_xz (a,b);
2 output a;
3 input b;
4 reg a;
5
6 always @ (b)
7 begin
8 if ((b == 1'bz) || (b == 1'bx)) begin
9 a = 1;
10 end else begin
11 a = 0;
12 end
13 end
14
15 endmodule
分享到:
相关推荐
本文将总结Verilog中不可综合的语句和结构,并给出建议,以确保设计人员在创建可综合模型时能够遵循一定的原则。 首先,Verilog中的某些结构得到了所有综合工具的支持,而有些则完全不支持。还有一些结构,是否支持...
本文将详细介绍哪些Verilog语句是可综合的,哪些是不可综合的,以及在设计可综合模型时应遵循的原则。 首先,Verilog中有些结构是所有综合工具都支持的,包括always块、assign语句、begin/end块、case语句、wire和...
总之,对于Verilog设计者来说,区分和理解可综合与不可综合语句非常重要,这将直接影响到数字电路设计的最终结果和硬件实现的有效性。通过学习和应用这些知识,设计师能够充分利用Verilog的强大功能,设计出高质量的...
以下是一些关于FPGA中不可综合语句的关键知识点: 1. **不可综合的语句**: - `initial`:通常用于测试平台,无法在综合工具中转换为硬件逻辑。 - `event`:与事件相关的操作在综合时无法处理。 - `real`数据...
#### 五、不可综合语句示例 - **initial初始化语句**:仅限于测试平台中使用。 - **event**:在同步测试平台中有用,但不能被综合。 - **real数据类型**:不支持综合。 - **time数据类型**:不支持综合。 - **...
为了确保Verilog代码能够被综合成实际的硬件电路,理解可综合语句的重要性不言而喻。以下是一些关于Verilog可综合语句的关键知识点: 1. **避免使用特定语句**: - `initial` 语句通常用于仿真,不应在可综合代码...
除了上述提到的基本原则外,还有一些具体的语句是不可综合的: 1. **initial**:仅用于测试bench,不能综合。 2. **event**:用于同步测试bench,不适用于综合。 3. **real**:不支持real数据类型的综合。 4. **...
==`是不可综合的,它们主要用于比较两个信号是否完全相等或不等,在某些综合工具中可能无法转换为硬件电路。 ### 控制结构 控制结构如`if...else`, `case`, `for`等用于实现逻辑判断和循环。`begin...end`块则类似...
在Verilog的可综合设计中,重点在于编写能够被逻辑综合工具转换为实际门级电路的代码。 **逻辑综合**是将Verilog代码转换为优化的门级网表的过程。这个过程基于标准单元库,其中包含了各种逻辑门,如与门、或门、...
其“可综合性”是指Verilog代码能够被转换为实际的电路逻辑,这个过程称为逻辑综合。逻辑综合是将高层次的设计描述,如寄存器传输级(RTL)的Verilog代码,转换为门级网表,即电路中的基本逻辑门的连接表示。这个...
### 可综合设计与Verilog简介 #### 一、可综合设计概述 可综合设计是一种在数字系统设计中广泛采用的方法,它通过软件工具自动将高级抽象的设计转化为具体的硬件电路。这种设计方法的核心在于利用EDA(电子设计自动...
可综合Verilog语法是硬件描述语言Verilog在数字系统设计中的一个重要方面,它主要用于创建能够被硬件合成工具转换成实际电路的代码。这种语法确保了编写出的Verilog模块能够被逻辑综合器理解和转化,从而生成ASIC...
使用`inout`端口时需注意,它在某些情况下可能不可综合,因此需要谨慎使用。 #### 信号类型:wire, reg, tri等 - **wire**:表示瞬时连接的线路,用于组合逻辑电路中。 - **reg**:类似寄存器,用于存储数据,适用...
根据提供的信息,文件内容主要是关于一本名为《Verilog_HDL综合实用教程》的书,这本书是在有Verilog编码基础之后,为读者提供关于Verilog代码综合方面的实用知识。 首先,了解Verilog语言是学习此教程的前提。...
其他如initial、task和function等关键字通常用在编写测试平台(testbench)中,这些不可综合的关键字用于模拟硬件行为而不直接实现成硬件结构。 在具体语法与硬件结构的映射关系中,if-else语句在逻辑综合工具的...
10. **赋值语句中的位选择**:当一个变量作为位选择出现在赋值语句的左侧时,这种形式通常被视为不可综合。 #### 不支持的操作符 1. **相等性和不等性操作符(===和!==)**:这些操作符在Verilog中用于比较两个...